на тему рефераты Информационно-образоательный портал
Рефераты, курсовые, дипломы, научные работы,
на тему рефераты
на тему рефераты
МЕНЮ|
на тему рефераты
поиск
Техническая диагностика средств вычислительной техники
p align="left">- загрузкой регистра флагов EFLAGS [17];

- переключением с задачи на задачу с использованием сегмента состояния задачи (TSS);

- в процедуре прерывания (команда IRET);

- ассемблерной командой POPF.

4. РРМ - режим страничной адресации. Это режим управления памятью, позволяющий разделить большие объемы информации на компактные блоки по 4 Кбайт.

Для реализации режима РРМ в CPU i386 дополнительно включается страничный механизм, транслирующий линейный адрес - в физический.

Переход из RM в РРМ - программный, командами LMSW, SMSW, MOV CR0, MOV CR3. Обратный переход осуществляется либо перезагрузкой, либо программно, с помощью бита 31 в регистре CR0.

Контрольные вопросы.

1. Что представляет собой и для чего предназначен режим RM CPU i386?

2. Что такое виртуальная адресация в режиме РМ CPU i386?

3. Для чего предназначен режим VM86 CPU i386?

4. Какой режим устанавливается при включении CPU i386?

5. Как можно перейти из режимов РМ, РРМ в режим RM?

1.4.4 Математический сопроцессор

Равнозначны следующие аббревиатуры обозначения математического сопроцессора:

NDP (Numeral Data Processor),

MCP (Math Co-Processor),

FPU (Floating Point Unit),

APU (Accelerate Processor Unit).

Для однозначности - примем обозначение FPU.

FPU выполняет следующие функции:

- операции с плавающей точкой;

- вычисление тригонометрических функций;

- логарифмирование;

- работу с двоично-десятичными числами.

Эти операции выполняются FPU по собственной микропрограмме, значительно (до 150 раз) быстрее, чем CPU, хотя CPU может их выполнять и сам, при наличии программ-эмуляторов режима совместимой с FPU работы, но медленнее. Так что FPU необязателен, и целесообразен только при больших объемах вычислений с плавающей точкой и т.п. Впрочем, успехи технологии СБИС позволяют интегрировать FPU прямо в кристалл CPU, так что современные CPU, начиная с i486 и Pentium, имеют встроенный в CPU математический сопроцессор.

FPU поддерживает вещественные, целые и двоично-десятичные числа, представленные в формате с плавающей точкой:

(-1)S[1.f1 - f(23,52,63)]*2[E - (127,1023,16383)]

где

S = 0 - знак мантиссы "+",

S = 1 - знак мантиссы "-",

f - мантисса,

Е - экспонента,

(23, 52, 63) - размеры поля дробной части мантиссы действительных данных в коротком, длинном и временном формате операндов с FP, соответственно,

(127, 1023, 16383) - величины смещения, вычитаемые из характеристики (характеристика включает в себя знак порядка) для представления истинного порядка.

Имеются два поколения FPU:

- 8087, 80287 - имеют неполное соответствие существующему стандарту IEEE-75-4-1985;

- 80387, 80387DX ,80387SX ,80287A ,80287XL, 80C187, 80487SX - стандартизованы и их скоростные характеристики выше.

FPU i387 может работать с CPU синхронно или асинхронно, поэтому FPU подбирается для совместной работы с CPU на частотах, равных, или выше рабочей частоты CPU.

FPU i287 тоже может использоваться в РС 386, но имеет асинхронный интерфейс с CPU.

FPU i387, для выравнивания скорости интерфейса FPU и скорости работы локальной шины данных CPU, имеет буфер данных (DB), стек типа FIFO и, в отличие от i287, работает без тактов ожидания. Обобщенная структурная схема FPU приведена на рисунке 1.5. Фирма WEITEK Corp. производит сопроцессоры WTL3167, WTL4167 (для CPU 386 и 486 соответственно) - самые скоростные модели, однако несовместимые с FPU классической архитектуры, как по системе команд, так и по способу их загрузки. Для их работы требуются специальные программные средства поддержки, фирм Metaware или Microway.

Фирма Cyrix производит менее скоростные, но самые точные FPU 83D87 (для i386DX), 83S87 (для i386SX), 82S87 (для i286). Это FPU классической архитектуры, но их производительность на 25% выше, чем i387, так как все критичные по времени процессы реализованы жесткой логикой (аппаратные умножитель и АЛУ мантиссы, 90-разрядные регистры и т. д.). Энергопотребление их втрое ниже, чем i387.

При объединении CPU i386 c FPU i387, в адресное пространство CPU добавляются адреса портов ввода-вывода регистров данных FPU i387: 800000F8-800000FFh (адреса портов FPU F8-FFh).

1.4.4.1) Структурная схема математического сопроцессора

Обобщенная структурная схема FPU приведена на рисунке 1.5.

-- - - - - - - - T - - - - - - - - - - - - - - - - - - - - - ¬
32
Exp Bus 64 Fraction Bus
¦ -------------¬ ¦ -----------¬ ¦¦ ¦¦ ---------¬ ¦
¦
CWR ¦ ¦ EM ¦<--->¦¦ ¦¦<-->¦ PS ¦
¦ +------------+ ¦ L----------- ¦¦ ¦¦ L--------- ¦
¦
SWR ¦ ¦¦ ¦¦ ---------¬
¦ L-----T------- ¦ -----------¬ ¦¦ ¦¦<-->¦
AM ¦ ¦
¦ ¦
MCU ¦ ¦¦<->¦¦ L---------
D[31------+------¬---->¦ ¦ ¦¦ ¦¦ ---------¬ ¦
/00]¦ ¦ ¦ L----------- ¦¦
In-¦¦<-->¦ TR ¦
--->¦
DB ¦ -----------¬ t32 ¦¦ter¦¦ L--------- ¦
¦ ¦ ¦---->¦
OQ ¦<--->¦¦fa-¦¦
L-----T------- ¦ ¦ ¦¦
ce ¦¦ ¦
¦ ¦ ¦ L----------- ¦¦ ¦¦
sta- ¦<-------->-----------------¬ ¦¦ ¦¦ ¦
tus ------+------¬ ¦ ¦ TW (2 bit)81,80¦ ¦¦ ¦¦
--->¦
ABT ¦ L----------------- ¦¦ ¦¦ ¦
add-+------------+ ¦ 79 St0-St7 \/ \/ 00
ress¦ EP ¦ ---------------------------------------¬ ¦
--->¦ 2
x32 ¦ ¦ ¦ RS 7 ¦
¦ L------------- +--------------------------------------+ ¦
¦ ¦ 6 ¦
¦ +--------------------------------------+ ¦
¦ ¦
Register Stack 80 bits 5 ¦
¦ +--------------------------------------+ ¦
¦ ..............................
¦ +--------------------------------------+ ¦
¦ ¦ 0¦
¦ L--------------------------------------- ¦
CU ¦ NEU
L- - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
-

Рисунок 1.5. Структурная схема FPU.

Обозначения на схеме:

CU - (Control Unit) устройство управления,

NEU - (Numeral Execution Unit) устройство цифровых процедур,

СWR - (Control Word Register) регистр управляющего слова,

SWR - (Status Word Register) регистр слова состояния FPU,

DB - (Data Buffer) буфер данных,

АВТ - (Addresing & Bus Tracking) адресация и слежение за состоянием системной шины.

EP - (Execution Pointer) указатель процедуры шины,

ЕМ - (Exponent Module) модуль управления порядками чисел с FP,

MCU - (Microcode Control Unit) устройство микроуправления,

OQ - (Operands Queue) очередь операндов,

TW - (Tag Word) словарь тегов и dirty bit в RS,

RS - (Register Stack) стековые регистры,

PS - (Programmable Shutter) программируемый сдвигатель,

AM - (Arithmetic Module) модуль арифметических процедур,

TR - (Temporary Registers) регистры временного хранения промежуточных данных.

1.4.4.2) Работа и связь FPU с CPU.

В системе локальной шины, обменом всегда управляет CPU: - формирует адреса выборки команд и операндов, при обмене данными между FPU и DRAM - считывает информацию из ОЗУ и регистров FPU. FPU i387 подключен к CPU параллельно в 32-разрядном формате шины, а i287 - в 16-разрядном.

Взаимодействие FPU с системой осуществляется посредством команд. Все команды, транслируемые в CPU, параллельно поступают и в FPU, но команды FPU имеют особый код ESC (11011).

При встрече в программе команды ESC, выполняются следующие процедуры:

1) CPU записывает в свои регистры: код операции FPU, адреса команды, операнда и направление передачи;

2) в режиме РМ, CPU обеспечивает защиту информации и анализирует линию /BUSY от FPU;

3) если /BUSY=L, CPU переходит в ожидание, так как результат выполнения команды ESC может быть востребован очередной командой;

4) CPU подготавливает линии локальной шины для обмена с FPU;

5) FPU начинает выполнение очередной команды;

6) если FPU требуются данные, он выставляет на линию PE сигнал REQ=H, и тогда, -

7) CPU, имея все сведения для обмена на своих регистрах, активизирует линии /ADS, W/R#, Addres, М/IO#.

Обмен данными с FPU занимает не менее двух циклов CPU (по два внутрипроцессорных такта Ts и Tc, по два такта синхронизации CLK каждый, т. е. всего 8 тактов CLK2).

В первом цикле, CPU либо считывает данные из ОЗУ, запоминая их в своих регистрах, либо данные из арифметических регистров FPU (также запоминая их), теперь - для записи в ОЗУ.

Во втором цикле обмена, CPU, через сигналы своего внешнего интерфейса, записывает данные из своего внутреннего регистра в ОЗУ, либо через порты FPU - в арифметические регистры FPU.

Подключение математического сопроцессора.

Для подключения FPU, системная плата имеет или 40-контактный FPU-chip-socket для i287, или мозаичную 68-контактную розетку для i387, или 114-контактную розетку комбинированного применения для FPU WEITEK.

Если контакты на панели розетки расположены в два ряда - это розетка для FPU фирм INTEL, Cyrix, IIT, ULSI, AMD. Если в три ряда - это для FPU фирмы WEITEK. Могут быть две розетки, или панель типа EMC (Expanded Math Coprocessor), универсальные - и для INTEL, и для WEITEK.

Страницы: 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, 39, 40, 41



© 2003-2013
Рефераты бесплатно, курсовые, рефераты биология, большая бибилиотека рефератов, дипломы, научные работы, рефераты право, рефераты, рефераты скачать, рефераты литература, курсовые работы, реферат, доклады, рефераты медицина, рефераты на тему, сочинения, реферат бесплатно, рефераты авиация, рефераты психология, рефераты математика, рефераты кулинария, рефераты логистика, рефераты анатомия, рефераты маркетинг, рефераты релиния, рефераты социология, рефераты менеджемент.